White paper

Closing Functional and Structural Coverage on RTL Generated by High-Level Synthesis

Most hardware design teams have a verification methodology that requires a deep understanding of the RTL to reach their verification goals, but this type of methodology is difficult to apply to the machine generated RTL from High-level Synthesis (HLS). This paper describes innovative techniques to use with existing methodologies, for example the Universal Verification Methodology (UVM), to close functional and structural coverage on HLS generated code.

Condividi

Risorse correlate

Un produttore di aerei utilizza le soluzioni Siemens per ridurre i tempi di sviluppo dei prodotti per gli aeromobili in materiali compositi completamente elettrici
Case Study

Un produttore di aerei utilizza le soluzioni Siemens per ridurre i tempi di sviluppo dei prodotti per gli aeromobili in materiali compositi completamente elettrici

NX, Fibersim e Simcenter migliorano la produttività di Bye Aerospace con il 66% di personale tecnico in meno

Potenza e flessibilità senza precedenti con il CAD cloud-native
White Paper

Potenza e flessibilità senza precedenti con il CAD cloud-native

Aumenta l'efficienza della progettazione elettrica e la collaborazione con Capital Electra X, il software CAD cloud-native di Siemens. Scopri di più