white paper

Closing Functional and Structural Coverage on RTL Generated by High-Level Synthesis

Most hardware design teams have a verification methodology that requires a deep understanding of the RTL to reach their verification goals, but this type of methodology is difficult to apply to the machine generated RTL from High-level Synthesis (HLS). This paper describes innovative techniques to use with existing methodologies, for example the Universal Verification Methodology (UVM), to close functional and structural coverage on HLS generated code.

Compartir

Recursos relacionados

El fabricante de aeronaves utiliza las soluciones Siemens para reducir el tiempo de desarrollo de productos para aviones compuestos totalmente eléctricos
Case Study

El fabricante de aeronaves utiliza las soluciones Siemens para reducir el tiempo de desarrollo de productos para aviones compuestos totalmente eléctricos

NX, Fibersim y Simcenter mejoran la productividad de Bye Aerospace con un 66 % menos de personal de ingeniería

Flexibilidad y funcionalidades insuperables con CAD nativo en la nube
White Paper

Flexibilidad y funcionalidades insuperables con CAD nativo en la nube

Aumenta la eficacia y la colaboración en el diseño de sistemas eléctricos con Capital Electra X, el software CAD nativo en la nube de Siemens. Más información.