White Paper

Closing Functional and Structural Coverage on RTL Generated by High-Level Synthesis

Most hardware design teams have a verification methodology that requires a deep understanding of the RTL to reach their verification goals, but this type of methodology is difficult to apply to the machine generated RTL from High-level Synthesis (HLS). This paper describes innovative techniques to use with existing methodologies, for example the Universal Verification Methodology (UVM), to close functional and structural coverage on HLS generated code.

Teilen

Verwandte Ressourcen

Verkürzung des Zyklus von Änderungsaufträgen um 84 Prozent, Einsparung von 2 Millionen Dollar pro Jahr
Case Study

Verkürzung des Zyklus von Änderungsaufträgen um 84 Prozent, Einsparung von 2 Millionen Dollar pro Jahr

Der Prüfanlagen-Hersteller nutzt Technologie von Siemens Digital Industries Software und Microsoft, um einen zentralisierten, automatisierten Prozess für das Änderungsmanagement und die Zusammenarbeit zu schaffen

Transforming semiconductor manufacturing through digital innovation
Webinar

Transforming semiconductor manufacturing through digital innovation

Watch our on-demand webinar to learn how smart manufacturing for semiconductors digital thread technology creates virtual manufacturing representations, enables real-time analytics and improves collaboration.