Artykuł techniczny

Wirtualne czujniki oraz ich zastosowanie: Skuteczne połączenie testów oraz symulacji w rozwoju opartym na modelu

Wirtualne czujniki oraz ich zastosowanie: Osadzenie wirtualnej symulacji w ramach testów fizycznych

Przeczytaj niniejszy artykuł techniczny, aby dowiedzieć się więcej na temat wirtualnych czujników oraz ich zastosowań. To wyjątkowe rozwiązanie znane również jako testowanie systemu oparte na modelu łączy testy fizyczne oraz symulację w jednym środowisku, aby przyspieszyć rozwój, zapewniając poszerzone dane inżynieryjne. Technologia wirtualnych czujników (testowanie systemu oparte na modelu) pomaga inżynierom zajmującym się testami oraz symulacją przewidzieć i usprawnić działanie złożonych i inteligentnych systemów mechatronicznych pod kątem atrybutów takich jak charakterystyka jazdy i prowadzenia, akustyka oraz komfort.

Poznaj trzy główne kategorie technik wirtualnej detekcji oraz ich zastosowania:

  • Testowanie na potrzeby symulacji
  • Testowanie podczas symulacji
  • Symulacja na potrzeby testowania

Udostępnij

Powiązane treści

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification
Webinar

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification

High-Level Synthesis (HLS) is design flow in which design intent is described at a higher level of abstraction such as SystemC/C++/Matlab/etc.

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP
Webinar

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP

STMicro presents a unified way to integrate the definition of RTL and C functional coverage and assertion (reducing the coding effort) and a method to add constraints to the random values generated in UVMF.

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation
Webinar

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation

CEA presents a methodology that bridges the open-source DL framework N2D2 and Catapult HLS to help reducing the design process of hardware accelerators, making it possible to keep pace with new AI algorithms.

High-Level Synthesis & Advanced RTL Power Optimization – Are you still missing out?
Webinar

High-Level Synthesis & Advanced RTL Power Optimization – Are you still missing out?

Discover how C++ & SystemC/MatchLib HLS is more than just converting SystemC to RTL. In the RTL Design space, we will cover our technology for Power Optimization with PowerPro Designer & Optimizer.

Alibaba: Innovating Agile Hardware Development with Catapult HLS
Webinar

Alibaba: Innovating Agile Hardware Development with Catapult HLS

At the IP level, an ISP was created within a year using Catapult, a task impossible using traditional RTL. To reduce dependency on designer experience, Alibaba introduced an AI-assisted DSE tool.

Space Codesign High-Level Synthesis for Hardware/Software Architectural Exploration of an Inferencing Algorithm
Webinar

Space Codesign High-Level Synthesis for Hardware/Software Architectural Exploration of an Inferencing Algorithm

Space Codesign Seminar: design flow including HW/SW co-design & HLS that allows developers to migrate compute intensive functions from software running on an embedded processor to a hardware based accelerator.