백서

3D 음향으로 고성능 전자기기의 소음 완화

팬 소음과 스피커 성능을 시뮬레이션하여 음향 품질을 최적화합니다

Simcenter 3D를 통한 팬 소음 CFD 시뮬레이션 결과를 보여주는 노트북 화면

음향 시뮬레이션은 노트북과 같은 고성능 전자기기를 개발하는 엔지니어에게 중요한 기능입니다. 냉각 시스템의 팬 소음과 스피커 음질은 사용자 경험에 큰 영향을 미치는 두 가지 핵심 요소입니다. 본 백서에서는 Siemens Xcelerator 플랫폼의 일부인 Simcenter 3D를 통해 소음 및 소음 성능을 시뮬레이션하고 최적화하는 고급 음향 해석 도구를 제공하는 방법을 살펴봅니다.

고성능 전자기기에서 음향의 중요성

전자기기 성능의 기하급수적인 성장으로 인해 열 발생이 증가하고 이로 인해 팬을 사용하여 효율적으로 냉각해야 하는 상황이 발생합니다. 그러나 팬 소음으로 인해 사용자 경험이 저하될 수 있습니다. 동시에 사용자는 노트북 스피커가 생생한 고품질 사운드를 제공하기를 기대합니다. 따라서 음향 성능은 프리미엄 전자 브랜드의 핵심 차별화 요소로 부상했습니다.

팬 소음은 줄이고 음향 성능은 높여 스피커를 개발해야 하는 엔지니어와 시뮬레이션 전문가에게 최적의 균형을 찾기란 어려운 일입니다. 기존 방법과 물리적 테스트만으로는 더 이상 충분하지 않습니다. 빠르고 정확하며 사실적인 음향 시뮬레이션이 필요하며 이를 통해 신속하고 자신 있게 설계 결정을 내릴 수 있습니다.

자세한 내용을 살펴보고 사용자 경험 및 시뮬레이션 수준의 이점을 파악하십시오.

공유

관련 자료

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation
Webinar

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation

CEA presents a methodology that bridges the open-source DL framework N2D2 and Catapult HLS to help reducing the design process of hardware accelerators, making it possible to keep pace with new AI algorithms.

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis
Webinar

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis

Infineon & Coseda present on the adoption of High-Level-Synthesis at an existing SystemC system level model.

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification
Webinar

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification

High-Level Synthesis (HLS) is design flow in which design intent is described at a higher level of abstraction such as SystemC/C++/Matlab/etc.

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP
Webinar

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP

STMicro presents a unified way to integrate the definition of RTL and C functional coverage and assertion (reducing the coding effort) and a method to add constraints to the random values generated in UVMF.

Alibaba: Innovating Agile Hardware Development with Catapult HLS
Webinar

Alibaba: Innovating Agile Hardware Development with Catapult HLS

At the IP level, an ISP was created within a year using Catapult, a task impossible using traditional RTL. To reduce dependency on designer experience, Alibaba introduced an AI-assisted DSE tool.