백서

Closing Functional and Structural Coverage on RTL Generated by High-Level Synthesis

Most hardware design teams have a verification methodology that requires a deep understanding of the RTL to reach their verification goals, but this type of methodology is difficult to apply to the machine generated RTL from High-level Synthesis (HLS). This paper describes innovative techniques to use with existing methodologies, for example the Universal Verification Methodology (UVM), to close functional and structural coverage on HLS generated code.

공유

관련 자료

고급 엔지니어링 시뮬레이션을 통한 개발 프로세스 개선
Solution Brief

고급 엔지니어링 시뮬레이션을 통한 개발 프로세스 개선

개발 프로세스의 속도를 높이면 더 나은 설계를 더 빠르게 상용화할 수 있습니다. Siemens 고급 엔지니어링 시뮬레이션으로 실현하십시오.

에너지 및 공정 산업을 위한 디지털 트윈 시뮬레이션의 역할
Webinar

에너지 및 공정 산업을 위한 디지털 트윈 시뮬레이션의 역할

디지털 트윈의 물리 기반 시뮬레이션은 생산 현장에서 실행을 위한 장벽을 낮춥니다.

풍력 엔지니어링 혁신
Solution Brief

풍력 엔지니어링 혁신

풍력 엔지니어링 업계의 새로운 기능을 기대해 보십시오. Siemens를 통한 혁신.