백서

Closing Functional and Structural Coverage on RTL Generated by High-Level Synthesis

Most hardware design teams have a verification methodology that requires a deep understanding of the RTL to reach their verification goals, but this type of methodology is difficult to apply to the machine generated RTL from High-level Synthesis (HLS). This paper describes innovative techniques to use with existing methodologies, for example the Universal Verification Methodology (UVM), to close functional and structural coverage on HLS generated code.

공유

관련 자료

제조 인텔리전스 및 지속 가능한 소프트웨어의 미래
Analyst Report

제조 인텔리전스 및 지속 가능한 소프트웨어의 미래

에지 컴퓨팅 기반의 리소스 및 에너지 효율은 제조 소프트웨어의 미래입니다.

PLM, ERP 및 제조 시스템 전반에서 제품 인텔리전스 데이터 활용
Analyst Report

PLM, ERP 및 제조 시스템 전반에서 제품 인텔리전스 데이터 활용

제품 인텔리전스 데이터는 시스템 전반의 데이터를 통합하고 제품 성능을 예측 및 모니터링하여 소비재 기업을 지원합니다.

소비재 통합 제조 운영
Infographic

소비재 통합 제조 운영

Siemens의 Opcenter로 소비재 제조 운영을 혁신하십시오. 스마트하고 통합된 제조 솔루션을 통해 품질을 향상하고 비용을 절감하며 효율성을 높일 수 있습니다. 지금 인포그래픽을 다운로드하십시오.