영상

ST: Using Calibre DesignEnhancer Via to improve design quality and reduce support cost

예상 소요 시간: 11분

Power management in integrated circuit (IC) designs is a growing challenge for both design companies and foundries. integrated circuit power issues are impacted by multiple causes; accordingly, a complete power optimization resolution requires multiple methodologies throughout the design flow. Power grid challenges are mainly voltage drop (IR) and electromigration (EM) issues that are growing in number and impact. Lowering metal resistance is one of the ways for designers to get reliable, robust designs. When the layout is edited to lower resistance it is critical that the modifications are done with a complete understanding of the DRC rules to reduce design iterations. Analysis based automated layout optimization during design stages helps designers to deliver “DRC-clean” designs to tape out faster while improving design manufacturability and circuit reliability. Calibre DesignEnhancer provides not only “DRC-clean” results but uses the Calibre platform to maximize the insertion rate. In this presentation we will also show how DesignEnhancer makes it easy to maintain, integrate with various design tools and move to multiple technologies. These factors have enabled ST to reduce product design cycle time and the work cost.

공유

관련 자료

지속적인 개선 프로세스로 성능 엔지니어링 성숙도 향상
Video

지속적인 개선 프로세스로 성능 엔지니어링 성숙도 향상

가상 검증을 늘려 장비 성능을 최적화하고 프로젝트 목표를 달성합니다.

중장비 엔지니어링에 가상 프로토타입 및 포괄적 모델링 적용
Analyst Report

중장비 엔지니어링에 가상 프로토타입 및 포괄적 모델링 적용

더 낮은 비용으로 보다 혁신적인 고성능 중장비를 개발하십시오. 제조업체가 성능 엔지니어링 성숙도를 높이기 위해 개선할 수 있는 프로세스를 알아보십시오.

중장비 성능 엔지니어링 개선
Webinar

중장비 성능 엔지니어링 개선

경쟁력을 유지하려면 중장비 엔지니어가 설계를 지속적으로 개선하고 최적화해야 합니다. 본 웨비나에서 최신 디지털 기술에 대해 자세히 알아보십시오.