기술 문서

Automated waiver management for IC reliability verification

Screenshot showing a list of Calibre PERC error results, with markers showing check results that have been waived.

Not every error found during reliability verification requires debugging and correction. Error waivers can be an important part of an efficient reliability verification flow, but they must be applied and processed accurately to ensure the integrity of the design is maintained. The Calibre® PERC™ advanced automated waivers functionality supports a full range of waivers needs, including automated waiver processing, the ability to waive combined topological and geometrical violations, and a controlled methodology for multi-user environments.

Automated error waiver management enhances IC design reliability verification

Calibre PERC automated waiver processing supports both IP and full-chip waivers management in IC design reliability verification The unique technology enables accurate processing of waivers that combine topological and geometrical information. Not only can waivers be automatically generated, but a controlled process flow supports multi-user waiving while ensuring design integrity.

공유

관련 자료

지속적인 개선 프로세스로 성능 엔지니어링 성숙도 향상
Video

지속적인 개선 프로세스로 성능 엔지니어링 성숙도 향상

가상 검증을 늘려 장비 성능을 최적화하고 프로젝트 목표를 달성합니다.

중장비 엔지니어링에 가상 프로토타입 및 포괄적 모델링 적용
Analyst Report

중장비 엔지니어링에 가상 프로토타입 및 포괄적 모델링 적용

더 낮은 비용으로 보다 혁신적인 고성능 중장비를 개발하십시오. 제조업체가 성능 엔지니어링 성숙도를 높이기 위해 개선할 수 있는 프로세스를 알아보십시오.

중장비 성능 엔지니어링 개선
Webinar

중장비 성능 엔지니어링 개선

경쟁력을 유지하려면 중장비 엔지니어가 설계를 지속적으로 개선하고 최적화해야 합니다. 본 웨비나에서 최신 디지털 기술에 대해 자세히 알아보십시오.