eBook

Semiconductor packaging: making the right connections in 3D IC design

예상 소요 시간: 7분
Rendering of a 3D IC design used in semiconductor packaging

In advanced heterogeneous semiconductor packaging, the term substrate represents the range of interconnect materials used to connect various semiconductors and discrete devices. Once the architecture is defined, designers decide and implement the desired connectivity - regardless of the substrate's interconnect technology.

With the novelty and complexity, managing the connectivity can be challenging. Engineering teams must decide when to address it: early in the substrate design process, during connectivity definition, or late in the design cycle during verification

Learn about the 3D IC design workflows available to designers in this ebook.

Advanced heterogeneous semiconductor packaging for 2.5D and 3D IC

One of the critical challenges in 3D IC designs and semiconductor packaging is the disparate format of data sources. Chiplets further exacerbate the data problem as data from multiple sources is unlikely to be available in a single standard format.

Design teams need a planning tool that manages the disparate data as. Quickly and accurately aggregating data formats into a single cohesive system representation and netlist is essential for successful 3D IC design.

Five Key Parts that Drive Successful 2.5D and 3D IC Design Flows

Learn about making the right connections in 3D IC design in this five-part ebook:

  1. The Siemens connectivity management solution
  2. Planning for transformation
  3. Substrate and interposer layout
  4. Physical verification
  5. Shifting left assembly verification with the digital thread

Download the ebook now!

공유

관련 자료

3D IC 패키징의 성공을 보장하는 5가지 주요 워크플로
White Paper

3D IC 패키징의 성공을 보장하는 5가지 주요 워크플로

이 글에서는 새로운 워크플로 시스템을 도입함으로써 이점을 신속하게 활용할 수 있는 동시에, 도입 및 이전 과정에서 발생하는 혼란, 위험 및 비용을 최소화하는 관리 방법론 도입을 확립하는 것이 중요하다고 권장합니다.

3D IC 혁신 실현 가속
E-book

3D IC 혁신 실현 가속

오늘날 반도체 업계의 난제는 동급 최고의 디바이스를 제공하는 동시에 단일 IC 설계 프로세스의 비용 한계와 기술적 확장 문제도 해결해야 한다는 점입니다. 이러한 문제를 극복하기 위해 더 많은 기업이 이기종 통합과 3D 방식의 IC 스태킹, 3D IC에 특수 칩렛을 적용하는 방식에 주목하고 있습니다.

이종 간의 3D IC 어셈블리에 대한 시스템 레벨 연결성 관리 및 검증
White Paper

이종 간의 3D IC 어셈블리에 대한 시스템 레벨 연결성 관리 및 검증

다중 기판 3D IC 어셈블리에서 의도한 시스템 레벨 연결성을 확보하는 일은 쉽지 않을 수 있습니다. 이는 각 기판이 다른 방법론과 팀 및/또는 데이터 형식을 사용하여 구축될 때 특히 그렇습니다.