ホワイトペーパー

3D音響シミュレーションで高性能電子機器のノイズを低減

ファンノイズとスピーカー性能をシミュレーションし、音響品質を最適化する

Simcenter 3Dで実行したファンノイズのCFDシミュレーション結果を表示しているラップトップ。

音響シミュレーションは、ノートパソコンなどの高性能電子機器を開発するエンジニアにとって欠かせない機能です。冷却システムのファンノイズとスピーカーの音質は、ユーザー・エクスペリエンスに大きな影響を与える2大要素です。このホワイトペーパーでは、Siemens Xceleratorプラットフォームに含まれるSimcenter 3Dの高度な音響解析ツールを使用し、ノイズや音響性能をシミュレーション、最適化する方法をご紹介します。

高性能電子機器における音響の重要性

電子機器の性能は著しい飛躍を遂げ、より多くの熱を発するようになったため、より効率的な冷却戦略が必要です。多くの場合、電子機器の冷却にはファンが使用されます。しかしファンノイズはユーザー・エクスペリエンスを低下させる障害とみなされています。一方ユーザーは、パソコンのスピーカーには鮮やかで高品質な音響を求めます。そのため音響性能は、高級電子機器ブランドの主要な差別化要因となっています。

ノイズの少ないファンや優れた音響スピーカーの開発を担うエンジニアやシミュレーション・スペシャリストは、最適なバランスを見つけることに苦慮しています。従来の方法や物理的なテストではもはや対応しきれません。設計上の意思決定を自信を持ってすばやく行うためには、正確性と現実性に優れた高速な音響シミュレーションが必要です。

ユーザー・エクスペリエンスやシミュレーションによるメリットについて、詳しくは全文をお読みください。

共有

関連情報

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation
Webinar

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation

CEA presents a methodology that bridges the open-source DL framework N2D2 and Catapult HLS to help reducing the design process of hardware accelerators, making it possible to keep pace with new AI algorithms.

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis
Webinar

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis

Infineon & Coseda present on the adoption of High-Level-Synthesis at an existing SystemC system level model.

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification
Webinar

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification

High-Level Synthesis (HLS) is design flow in which design intent is described at a higher level of abstraction such as SystemC/C++/Matlab/etc.

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP
Webinar

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP

STMicro presents a unified way to integrate the definition of RTL and C functional coverage and assertion (reducing the coding effort) and a method to add constraints to the random values generated in UVMF.

Alibaba: Innovating Agile Hardware Development with Catapult HLS
Webinar

Alibaba: Innovating Agile Hardware Development with Catapult HLS

At the IP level, an ISP was created within a year using Catapult, a task impossible using traditional RTL. To reduce dependency on designer experience, Alibaba introduced an AI-assisted DSE tool.