ホワイトペーパー

Move to a High-Level Synthesis (HLS) Flow to Remain Competitive

Visual representation of how the RTL design and verification flow takes too long. Move to a High-Level Synthesis (HLS) Flow to Remain Competitive

In the world of IC design, the RTL flow prevails. But today’s competitive market for state-of-the-art image processing, high-bandwidth communication, and computer vision and neural computing solutions demand another level of abstraction. RTL design and verification does not allow companies in these markets to be competitive as this flow takes too long to get to market. Successful companies in these markets are nimble, can target many potential implementation solutions, and can make last-minute specification changes while staying on schedule. The only way that they can achieve this success is by moving up to a High-Level Synthesis (HLS) flow using C++ and/or SystemC.

共有

関連情報

CAE統合ワークフローの力を発揮させて高速船を効率的に設計
Webinar

CAE統合ワークフローの力を発揮させて高速船を効率的に設計

システム・シミュレーションを実施して推進システムを作成し、それを使って数値流体力学 (CFD) 自航シミュレーションを実施し、最高速度を評価する方法を解説します。

シミュレーション駆動アプローチを使用して船舶を設計する方法
Webinar

シミュレーション駆動アプローチを使用して船舶を設計する方法

デジタルツールを取り入れた新しい船体設計アプローチを紹介するこのウェビナーをぜひご覧ください。すべての要件に確実に準拠し、設計プロセスのスパイラルを回避します。

船舶設計とエンジニアリングの統合ソリューション
Solution Brief

船舶設計とエンジニアリングの統合ソリューション

船舶設計とエンジニアリングにデジタル・スレッド手法を取り入れることによって、スパイラル型設計を管理できます