技術文献

Automated waiver management for IC reliability verification

Screenshot showing a list of Calibre PERC error results, with markers showing check results that have been waived.

Not every error found during reliability verification requires debugging and correction. Error waivers can be an important part of an efficient reliability verification flow, but they must be applied and processed accurately to ensure the integrity of the design is maintained. The Calibre® PERC™ advanced automated waivers functionality supports a full range of waivers needs, including automated waiver processing, the ability to waive combined topological and geometrical violations, and a controlled methodology for multi-user environments.

Automated error waiver management enhances IC design reliability verification

Calibre PERC automated waiver processing supports both IP and full-chip waivers management in IC design reliability verification The unique technology enables accurate processing of waivers that combine topological and geometrical information. Not only can waivers be automatically generated, but a controlled process flow supports multi-user waiving while ensuring design integrity.

共有

関連情報

シミュレーションとテストの併用とジェネレーティブ・デザインで製品開発を加速
E-book

シミュレーションとテストの併用とジェネレーティブ・デザインで製品開発を加速

シミュレーションとテストの併用によって製造プロセスを強化することで、中小企業が製品開発を加速させる方法をご覧ください。

シミュレーション駆動型設計101: 初期段階にシミュレーションを使用することで、設計プロセスをいかに短縮できるかをご覧ください。
Infographic

シミュレーション駆動型設計101: 初期段階にシミュレーションを使用することで、設計プロセスをいかに短縮できるかをご覧ください。

シミュレーション駆動型設計でプロセスを改善できる?設計および開発中にシミュレーションを実施する利点について、この詳細なインフォグラフィックでご確認ください。

シミュレーション駆動型設計の時代が到来
Video

シミュレーション駆動型設計の時代が到来

シミュレーション駆動型設計の時代が到来しました。