ファクトシート

SLEC System Factsheet

Siemens Digital Industries Software High-Level Verification

SLEC System

SLEC System is a good fit for design teams verifying their RTL implementation by formally comparing it against functional SystemC/C++ models, as it significantly reduces the time and effort to establish confidence that the intended functionality is maintained.

The system models can be leveraged completely for verifying the RTL blocks without the need for testbenches and tests by using a Tcl setup, making the tool intuitive and easy to use. This approach is helpful both where design flows involve C-level descriptions and where exorbitantly large state spaces make simulation-based verification approaches impractical.

共有

関連情報

How-To ガイド:  設計エンジニアリング・コラボレーションの向上
E-book

How-To ガイド: 設計エンジニアリング・コラボレーションの向上

設計チーム間を超えたエンジニアリング・コラボレーションの強化とECADとMCAD間の協調のためのHow-Toガイド。エンジニアリングの生産性を向上。イノベーションを促進。

How-To ガイド:  設計リリースとエンジニアリング設計レビューを加速させる方法
E-book

How-To ガイド: 設計リリースとエンジニアリング設計レビューを加速させる方法

長い時間がかかるエンジニアリング設計レビューが原因で期日に遅れることをなくし、期日に間に合うように、優れた製品ライフサイクル...

クラウドベースのSaaSソリューションでエンジニアリング変更プロセスを加速
E-book

クラウドベースのSaaSソリューションでエンジニアリング変更プロセスを加速

PLMとクラウドベースのSaaSを統合して、貴社のニーズに合ったソリューションを見つけます。効果的な変更管理を使用して、エンジニアリング・プロセスを加速します。