ファクトシート

SLEC System Factsheet

Siemens Digital Industries Software High-Level Verification

SLEC System

SLEC System is a good fit for design teams verifying their RTL implementation by formally comparing it against functional SystemC/C++ models, as it significantly reduces the time and effort to establish confidence that the intended functionality is maintained.

The system models can be leveraged completely for verifying the RTL blocks without the need for testbenches and tests by using a Tcl setup, making the tool intuitive and easy to use. This approach is helpful both where design flows involve C-level descriptions and where exorbitantly large state spaces make simulation-based verification approaches impractical.

共有

関連情報

重機/オフハイウェイ車両のE/Eシステムの設計とエンジニアリングを効率化
Webinar

重機/オフハイウェイ車両のE/Eシステムの設計とエンジニアリングを効率化

重機/オフハイウェイ車両向けE/Eシステムの設計とエンジニアリングを統合して効率を高め、エラーを減らします。詳細情報

複数領域にまたがる設計最適化で設計の縦割りを解消
Video

複数領域にまたがる設計最適化で設計の縦割りを解消

複数領域にまたがる設計最適化によって設計プロセスを加速しつつ、コストを削減。詳細はこちら

製品設計ソフトウェアを使用して機器の設計を加速
Webinar

製品設計ソフトウェアを使用して機器の設計を加速

製品設計ソフトウェアを使用して機器の設計と開発をデジタルで変革。その利点を学びましょう。