電子ブック

ローコード・ソリューションで産業機械の製造がどう加速するか

スマート・マニュファクチャリング・ソリューションで精度とオペレーション効率が向上します

コンピューター・モニター上のローコード・ソフトウェアが産業用ロボットアームを解析している。

急速に変化する市場の状況に対応するため、機械メーカー、部品メーカー、OEMは、アプローチを再考する時期に来ています。ローコード・ソフトウェアなどのデジタル・ソリューションの導入は、ますます複雑化する環境において、機械の柔軟性、信頼性、生産速度を向上させるための鍵となります。

シーメンスのMendixプラットフォームのようなローコード・ソリューションは、カスタマイズされたアプリケーションによって、オペレーションを合理化し、効率を高め、これらの課題に対処できるようにします。コラボレーションの改善、構成可能な設計ツールによる製品導入の迅速化、スマートファクトリー機能による製造の最新化など、いずれのプロセスにおいても、ローコード・テクノロジーによって、迅速なイノベーションと適応が可能になります。

この電子ブックでは、ローコード開発と他の業界ソリューションとの組み合わせで何ができるかについて詳しく紹介します。これらのツールが、進化する需要に対応し、コストを削減し、競合他社に差をつけるための俊敏性をメーカーに提供する理由を、この無料の電子ブックでご確認ください。

共有

関連情報

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification
Webinar

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification

High-Level Synthesis (HLS) is design flow in which design intent is described at a higher level of abstraction such as SystemC/C++/Matlab/etc.

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP
Webinar

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP

STMicro presents a unified way to integrate the definition of RTL and C functional coverage and assertion (reducing the coding effort) and a method to add constraints to the random values generated in UVMF.

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation
Webinar

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation

CEA presents a methodology that bridges the open-source DL framework N2D2 and Catapult HLS to help reducing the design process of hardware accelerators, making it possible to keep pace with new AI algorithms.

High-Level Synthesis & Advanced RTL Power Optimization – Are you still missing out?
Webinar

High-Level Synthesis & Advanced RTL Power Optimization – Are you still missing out?

Discover how C++ & SystemC/MatchLib HLS is more than just converting SystemC to RTL. In the RTL Design space, we will cover our technology for Power Optimization with PowerPro Designer & Optimizer.

Alibaba: Innovating Agile Hardware Development with Catapult HLS
Webinar

Alibaba: Innovating Agile Hardware Development with Catapult HLS

At the IP level, an ISP was created within a year using Catapult, a task impossible using traditional RTL. To reduce dependency on designer experience, Alibaba introduced an AI-assisted DSE tool.

Space Codesign High-Level Synthesis for Hardware/Software Architectural Exploration of an Inferencing Algorithm
Webinar

Space Codesign High-Level Synthesis for Hardware/Software Architectural Exploration of an Inferencing Algorithm

Space Codesign Seminar: design flow including HW/SW co-design & HLS that allows developers to migrate compute intensive functions from software running on an embedded processor to a hardware based accelerator.