Skip to Main Content
白皮書

Veloce proFPGA 能提高設計效率並加速 SoC 上市時間

Siemens EDA 工具提供模組化、可擴充的桌上型原型製作平台,幫助及早開發軟體

Veloce proFPGA 原型製作平台明確設計為 Veloce Strato 及 Veloce Primo 平台的補強工具,因此可以輕而易舉地針對任何 Veloce 系統方便地編譯硬體設計。
電子系統無論何種規模,通常都整合到單個積體電路 (IC) 中。雖然最大的系統單晶片 (SoC) 被廣泛宣揚,但仍有許多中小型 SoC 必須快速有效率地實作。這些設計的驗證項目必須包含硬體、低層級軟體(作業系統和驅動程式),以及應用軟體。該驗證需要三種協調一致的方法。Veloce™ 系列驗證工具包括 Veloce Strato 硬體模擬平台和 Veloce Primo 企業原型製作平台,兩者主要著重於驗證硬體及其低層級軟體基礎架構介面。這兩個平台是三種必需驗證工具中的兩種。

Veloce proFPGA 與眾不同之處

Veloce proFPGA 系統與過去的原型製作工具有四點不同:

  • 硬體編譯與 Veloce Strato 及 Veloce Primo 系統之編譯一致

  • 模組性與可配置性

  • 容易設定

  • 擴充性

Veloce proFPGA 原型製作平台明確設計為 Veloce Strato 及 Veloce Primo 平台的補強工具,因此可以輕而易舉地針對任何 Veloce 系統方便地編譯硬體設計。除了能提高開發流程效率之外,這也表示能提早製作原型,從而能及早進行軟體設計,因為隨著設計愈趨成熟,硬體變更內容能輕鬆順暢地移植到原型。

Veloce proFPGA 平台的模組性也很高。可以輕鬆更改特定 FPGA,從而更容易讓平台適應具有新要求的新設計,或者將 FPGA 升級成下一代,設計其餘部分無需重做。

這種模組性還能簡化 IP 區塊在設計中的整合。硬體驗證期間,不同的團隊可能會著重於設計的不同子區塊。他們會開發硬體 IP 的 FPGA 實作以用於驗證。

將這些區塊集結成一個能用於執行軟體的完整系統時,可以在位元串流層級匯入既存的區塊,確保實作與經驗證的硬體版本相同並節省大量編譯時間。

也能針對每個設計輕鬆配置 I/O,因此只需在給定時間換入所需的 I/O,平台即可用於各式各樣的設計。比起較典型的原型製作平台,針對給定設計配置原型所需花費的工夫最少。

Veloce 驗證鐵三角

Veloce proFPGA 原型製作平台是 Veloce 鐵三角最後一塊拼圖。雖然硬體設計師是在 Veloce Strato 和 Veloce Primo 平台上完成驗證,但應用程式開發人員很早就能著手程式碼,知道硬體一變更時輕鬆就能實作變更內容。

為任何特定設計插入必要的 FPGA 和 I/O 模組,就能輕鬆為不同的設計進行配置。FPGA 多達 20 個,無需大量配置和編譯就能輕鬆支援大型設計。

Veloce proFPGA 原型製作平台的插入和啟動,並未比任何可能連接電腦的消費性機盒更困難。該平台能以最省力的方式四處移動,且對設計或驗證結果毫無影響。

所有硬體和軟體開發人員都能同步驗證系統個別部分,移至不同驗證平台時的摩擦度亦減到最小,因此能加快設計上市,而且知道所有系統元素(包括軟體)已徹底驗證完畢。

分享