白皮書
跨越鴻溝:利用 Calibre 3DSTACK 結合 SoC 與封裝驗證活動
扇出型晶圓級封裝(FOWLP)設計的精確驗證需要將封裝設計環境與片上系統(SoC)驗證工具集成,以確保封裝的可製造性和效能
相較於傳統的系統單晶片 (SoC) 設計,晶片級封裝 (WLP) 可實現更大的外型尺寸與更高的效能。但是,為了確保達到適當的良率和效能,電子設計自動化 (EDA) 公司、封測代工廠 (OSAT) 和晶圓代工廠必須攜手建立統一、一致的自動化 WLP 設計與實體驗證流程,同時儘量不擾亂現有的封裝設計流程。Xpedition Enterprise 平台的 PCB 設計功能已變得更強,Calibre 平台的 GDSII 型驗證功能也經過擴展,再搭配 Calibre 3DSTACK 這項延伸產品,設計人員現在便能將 Calibre 晶粒級 Sign Off 驗證能力應用於各種 2.5D 和 3D 堆疊晶粒組件 (包括 FOWLP),確保可製造性及高效能。