Skip to Main Content
白皮书

西门子 EDA 的全流程产品组合助力工程师实现出色的 IC 设计验证效率

如今,在西门子 EDA 的全流程设计环境中,可以利用我们增强的工具间通信实现更高的模拟设计验证效率。通过集成 S-Edit、AFS 和 EZwave,有助于工程师实现优异的 IC 设计结果。与 EZwave 计算器的紧密集成,则可以轻松构建高级表达式并进行仿真前或仿真后测量修改,所有内容都存储在原理图测试电路中。

S-Edit

S-Edit 通过一个直观且高度可定制的图形界面与所有西门子仿真器产品无缝集成。 S-Edit 开箱即用,非常容易上手,消除了切换工具时常常需要的大量学习时间。S-Edit 顶部提供了全面且可自定义的工具栏,可以轻松访问许多设计功能的快捷方式并提高 生产效率,因为无需在复杂的子菜单和下拉选项中查找功能。与设计相关联的库和单 元、命令窗口以及与实例或测试电路相关联的属性,在 S-Edit 中的位置都很灵活,可 以分离并且易于重新配置,以适合任何工作方式或显示风格。

运算放大器设计

S-Edit 中绘制了一个八晶体管、两级运算放大器 (op amp) 设计实现的简易原理图。底 部绘制了虚设器件,以便为 NMOS 下拉电流构建完整的矩形中心对称版图结构。

图 3 所示为运算放大器设计单位增益反馈配置的输出补偿放大器的简易直流测试电 路。

仿真设置

仿真设置可以使用图 4 所示的相关工具栏按钮启动,允许用户对各种仿真分析及测试 电路进行设置。

在仿真设置窗口中,可以使用 Sim testbench(仿真测试电路)下拉菜单创建测试电 路。选择仿真器后,图形界面上的所有相关仿真选项和分析都会相应地调整。S-Edit 支持三个仿真器:T-Spice、Eldo™ 和 AFS。针对此设计,已创建若干直流仿真测试电 路。原理图测试电路可能与几个全部在此菜单下创建、重命名、复制和保存的不同仿 真测试电路相关联。

值得注意的是,其中没有隐藏选项或弹出式菜单,所有内容全部显示在仿真设置中各 个相应的子窗口中。例如,AFS 的 Simulation Options(仿真选项)子菜单如图 6 所 示。选择一个选项会在底部显示用户手册中的简要说明。下面我们来分析一下每一页 的内容。

分享