白皮书
跨越鸿沟:利用 Calibre 3DSTACK 将 SoC 和封装验证结合起来
扇出型晶圆级封装 (FOWLP) 设计的精确验证,需要将封装设计环境与片上系统(SoC)验证工具相整合,以确保封装的可制造性和性能
与传统的片上系统 (SoC) 设计相比,晶圆级封装 (WLP) 可实现更高的外形参数和更好的性能。为了让 FOWLP 设计人员确保合格的良率和性能,EDA 公司、OSAT 和晶圆代工厂必须合作建立一致且统一的自动化设计和物理验证流程。由于 FOWLP 制造需要生成掩膜,所以 SoC 物理验证工具是顺理成章的理想工具。将封装设计环境与 SoC 物理验证工具相结合,可确保实施必要的协同设计和验证平台。借助 Xpedition Enterprise 平台增强的 PCB 设计能力,以及 Calibre 平台结合 Calibre 3DSTACK 扩展功能获得的基于 GDSII 的扩展验证功能,设计人员现在可以将 Calibre 裸片级 Sign-off 验证应用于各种 2.5D 和 3D 叠层裸片装配(包括 FOWLP),以确保可制造性和性能。