livre blanc

ON Semiconductor Reduces Memory BIST Insertion Time by 6X with Tessent Hierarchical Flow

ON Semiconductor Reduces Memory BIST Insertion Time by 6X with Tessent Hierarchical Flow

This paper describes a case study on the insertion of memory BIST for an ON Semiconductor multi-million gate-level netlist with 300 memory instances. The physical implementation will be done using a flat layout. Two different methodologies can be applied when it comes to physical implementation; hierarchical or fullflat. When performing physical implementation as full-flat flow, typically the DFT methodology also follows the same decision. Thus, DFT is to be inserted once for the entire gate-level design.

Partager

Ressources associées

Bye Aerospace utilise les solutions Siemens pour accélérer le développement d'avions composites entièrement électriques
Case Study

Bye Aerospace utilise les solutions Siemens pour accélérer le développement d'avions composites entièrement électriques

NX, Fibersim et Simcenter améliorent la productivité de Bye Aerospace en réduisant de 66 % le personnel d'ingénierie

Développez votre efficacité et votre flexibilité grâce à la CAO basée sur le cloud.
White Paper

Développez votre efficacité et votre flexibilité grâce à la CAO basée sur le cloud.

Boostez l'efficacité de la conception électrique et la collaboration avec Capital X Panel Designer, le logiciel de CAO de Siemens basé sur le cloud. En savoir plus.